www问答网
所有问题
当前搜索:
74LS160设计n进制计数器
串行置数法可以实现任意
进制
吗
答:
下面就以
74LS160
为例,用并行置数法
设计
23
进制计数器
,其中预置数端D3D2D1D0可以置零,也可以置十以内的任意四位二进制数。那么此电路在其置数时十位和个位的D3D2D1D0置入(01100110)8421BCD码=(66)10,而反馈代码十位和个位为(10001000)8421BCD码=(88)10,相当于十进制数的88.由此分析可...
用4片
74ls160
构成分+秒的
计数器
答:
因为信号传输是以us计的,发送接收有延迟,加非门补偿
利用
74ls160
实现60
进制计数
电路进行异步清零时有时回到00有时会出现4...
答:
当然
计数器
计数到 q3q2q1q0=0110时,产生清零信号就是了,计数器就会重新计数;即是用个2与非门来产生复位信号并连接到
160
的清零端r,有 r=(q2*q1)' ,当 q2=q1=1时,r=0;如果不需要预置计数初始值,就把d3d2d1d0都接地即可
74LS160
芯片可用来做锁存器吗?
答:
74LS160
同步十
进制
加法
计数器
锁存器74LS373 74LS373是一种8D锁存器,具有三态驱动输出 可用74ls373/74ls374 74hc373/74hc374等来做锁存器。
74LS160
同步
计数器
电路图
答:
http://openedu.yntvu.edu.cn/media_file/2002_05_30/
N
%BD%F8%D6%C6%BC%C6%CA%FD%C6%F7%B5%C4%CA%B5%CF%D6%A3%A8%D4%AD%B8%E5%A3%A9.doc 本来想粘贴 无奈沾不上 你看一下吧
简易数字频率计怎么弄?
答:
(4) 计数 锁存 译码 显示电路 计数电路用4个同步十
进制
加法计数器构成,可以选择同步十进制加法
计数器74LS160
同步十进制可逆计数器 74LS190或 74LS192 双 BCD码计数器CD4518等集成电路来实现,译码器可采用共阴极显示译码器 74LS48或共阳极显示译码器74LS47,具体根据数码管的型号来确定。锁存器...
怎么用触发器获取系统时间,用于加密一些东西
答:
(集成计数器中,清零,置数均采用同步方式的有74LS163;均采用异步方式的有74LS193,74LS197,74LS192;清零采用异步方式,置数采用同步方式的有74LS161,
74LS160
;有的只具有异步清零功能,如CC4520,74LS190,74LS191;74LS90则具有异步清零和异步置9功能.等等) 试用CT74LS161构成模小于16的
N进制计数器
5,同步二进制...
用74Ls
系列如何实现100到1000
计数
答:
74LS的四位十
进制计数器
有的是可以预置数的,如
74LS160
,你在你
设计
的计数器里,先预置上 100个数后,然后再开始计数,就能实现100到1000计数。
计数
触发器制作
答:
可以用计数器进行
设计
,例如,采用同步10
进制计数器74LS160
,采用门电路译码,计数值等于5时,译码电路输出低电平,该输出与同步装载端相连,并行装载输入A、B、C、D接地。这样,在下一个脉冲来临时,计数器输出0,译码电路输出1。计数器在0、1、2、3、4、5之间循环计数。计数值为5时,译码电路输出...
74LS
161和74HC161有什么区别吗
答:
74ls161 是4位二
进制
同步
计数器
(直接清除),
74ls160
是4位十进制同步计数器(直接清除)。 本回答由科学教育分类达人 张雪推荐 举报| 答案纠错 | 评论 1 23 hi漫海 | 建材
设计
员 擅长: 科学技术 其他回答 74LS161是低速,HC为高速,一般的电路没有区别,只有要求比较高时,可查相应手册,它们的市场价一样?
棣栭〉
<涓婁竴椤
33
34
35
36
37
38
39
41
42
涓嬩竴椤
40
其他人还搜