加法计数器74LS161

如题所述

用同步加法计数器74LS161(或74LS160)和二4输入与非门74LS20构成百以内任意进制计数器,并采用LED数码管显示计数进制。采用555定时器构成多谐振荡电路,为同步加法计数器提供时钟输入信号。例如,采用同步加法计数器74LS 161构成60进制加法计数器的参考电路如图2所示。

图2
分析整个电路,可以将所需的逻辑功能设计过程分为三个部分,即加法计数器的设计,555定时器组成的多谐振荡器的设计,以及LED数码管显示进制的设计。
1. 加法计数器设计(清零法)
74LS161为十六进制四位二进制加法计数器,异步清零,同步置数。
设计60进制的加法计数器,采用清零法。60用二进制表示为0011 1100,因为是异步清零,当计数器从零开始计数时,计数到0011 1100时异步清零即可。要用到两片74LS161,需要两计数器进行级联,采用同步并行级联方式。其中ET和EP都接高电平。低片计数到1100,且高片计数到0011时异步清零,用四输入与非门连接,输出接到端。逻辑电路为:

2. 多谐振荡器设计
所给器件中有510K电阻2个,用来做多谐振荡器的外接电阻,电容选用103电容,则多谐振荡器的周期为:

则用555构成的多谐振荡电路为:

3. LED数码管
将两片74LS161的输出端接到数码管的输入端,即可显示计数进制。LED数码管内部已经集成电阻,所以外部不需要再连接电阻。数码管显示为十六进制,六十进制计数范围为059,即03B。
4. 预清零
分析整个电路可知,在电路通电之前,74LS161的清零端可以认为是低电平,而其清零方式又是异步清零,所以可以认为74LS161在通电前一直处于清零状态。因此,采用此法电路的初始状态一定是0,故此法不需要预清零。

在Multisim中仿真后,用逻辑分析仪对555定时器的输出以及两片74LS161的输出进行分析,得到如下时序图。
温馨提示:答案为网友推荐,仅供参考
相似回答