试用JK触发器设计一个同步7进制加法计数器(按自然二进制态序计数)。

试用JK触发器设计一个同步7进制加法计数器(按自然二进制态序计数)。要求:1.写出状态转换图;2.写出状态方程、驱动方程和输出方程。
若用74160实现一个7进制加法计数器应如何连线,请画图。

模7计数器,来Q3Q2Q1Q0=0000--0110,也就是Q2Q1=11,因此Q2Q1连接一个2输入与非门,源门输出连接予加载端,2113D3D2D1D0均接地即可5261。

可以用同步4位二进制加法计数器74LS161、三输入与非门74LS10、4511、共阴七段数码LED显示器来实现七进制的计数器。

首先要知道74LS161是4位二进制同步计数器,该计数器能同步并行预置数据,具有清零置数,计数和保持功能,具有进位输出端,可以串接计数器使用。

扩展资料:

计数器主要由触发器构成。若按触发器 的翻转的次序来分类,可以把计数器分为同步式和异步式。在同步计数器中,当计数脉冲输入时所有触发器是同时翻转的; 而在异步计数器中,各级触发器则不是同时翻转的。

若按计数过程中计数器中数字的增减来 分类,可以分为加法计数器,减法计数器和可逆计数器(亦称加减计数器)。加法计数器 是随着计数脉冲的不断输入而递增计数的; 减法计数器是随着计数脉冲的不断输入而递减计数的;可增可减的称可逆计数器。

参考资料来源:百度百科-同步计算器

温馨提示:答案为网友推荐,仅供参考
相似回答